能决定TTL门电路允许串接的最大输入电阻值?ttl为什么接一个高电阻?

2024-03-05 07:24:59 文章来源 :网络 围观 : 评论

  能决定TTL门电路允许串接的最大输入电阻值?

  按照TTL手册,输入电流只有上限:不大于

  -1.6

  mA。因此串电阻不会影响高电平,会影响低电平,通常给定:接地小于680Ω,算低电平,大于10kΩ就是高电平(失效),至于电阻在这两者之间,是不确定的,手册也不保证,尽管实验证明串数kΩ电阻能够工作,但是并不可靠,而且TTL电路规格品种多、厂家多,不同环境温度,输入电流又是各不相同,不要串电阻给自己找麻烦,天知道什么时候会犯病!r CMOS理论上没有输入电流,似乎串联多大电阻都可以,但是实际上由于输入电容的存在,串电阻会延长传输时间,造成信号延迟或不同步。而且随着电阻增大,节点阻抗上升,抗干扰能力下降,也是给自己找麻烦的犯贱之举。

  ttl为什么接一个高电阻?

  1、提高电压准位

  当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平,这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值;OC门电路必须加上拉电阻,以提高输出的高电平值。

  2、加大输出引脚的驱动能力

  有的单片机引脚上也常使用上拉电阻。

  3、N/A引脚(没有连接的引脚)防静电、防干扰

  在CMOS芯片上,为了防止静电造成损坏,不用的引脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路。同时引脚悬空就比较容易接收外界的电磁干扰。

  

能决定TTL门电路允许串接的最大输入电阻值?ttl为什么接一个高电阻?

  4、电阻匹配

  抑制反射波干扰,长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻使电阻匹配,能有效的抑制反射波干扰。

  5、预设空间状态/默认电位

  在一些CMOS输入端接上拉或下拉电阻是为了预设默认电位。当不用这些引脚时,这些输入端下拉接低电平或上拉接高电平。在I2C等总线上空闲时的状态是由上下拉电阻获得的。

  6、提高芯片输入信号的噪声容限

  输入端如果是高阻状态,或高阻抗输入端处于悬空状态,此时需要加上拉或下拉电阻,以免受到随机电平的影响,进而影响电路工作。同样,如果输出端处于被动状态,需要加上拉或下拉电阻,如输出端仅仅是一个三极管的集电极,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

  

能决定TTL门电路允许串接的最大输入电阻值?ttl为什么接一个高电阻?

来源:文章来源于网络,如有侵权请联系我们删除。
来源:文章来源于网络,如有侵权请联系我们删除。

相关文章

留言与评论(共有 0 条评论)
   
验证码:
推荐文章